DLD的含義是驅動電平依賴性。在不同的驅動功率或者電流下,晶振的電阻或者頻率的變化程度。這個值可以體現晶振的穩定性和可靠性。
FDLD = MaxFr - MinFr
在給定的激勵功率範圍內,測量的最大串聯諧振頻率與最小串聯諧振頻率之間的差值。單位是PPM。FDLD 值越小,表明晶振在變化的激勵功率下的頻率穩定性越好。
RLD = Max R
在給定的激勵功率範圍內,測量的最大電阻值。單位是Ω。較高的 RLD 值可能表明晶振在高驅動水平下的電阻變化較大,可能影響其效能和穩定性。
DLD2 = MaxR - MinR
在給定的激勵功率範圍內,測量的最大諧振電阻與最小諧振電阻之間的差值。單位是Ω。DLD2 值越小,說明晶振的電阻穩定性越好。
影響DLD的因素
- 點膠工藝: 導電膠和點膠對晶振DLD不良的影響有以下幾點:
- 晶片質素:晶振材料的純度和均勻性會影響其 DLD 特性。高質素的材料能保持較低的 DLD2 和 FDLD 值
- 晶振制造工藝:晶振生產過程中的工藝控制和一致性對 DLD 參數有直接影響。不穩定的制造過程可能導致較大的 DLD2 和 FDLD 值。