當前位置: 華文世界 > 科技

思爾芯亮相RISC-V中國峰會,展示架構建模與混合仿真驗證方法

2024-08-27科技

2024年8月21-23日,思爾芯亮相第四屆RISC-V中國峰會,與全球RISC-V生態夥伴共同探討了AI時代RISC-V架構的未來發展。

峰會期間,由於近期思爾芯在架構設計軟體的研發上取得了進展,該計畫的成員——產品經理梁琪與研發工程師被邀請至演講台,他們為與會者帶來了題為【基於 RISC-V 的架構建模及混合仿真驗證方法】的技術演講。面對當前計算架構日新月異的變革,梁琪深刻剖析道:「RISC-V憑借其簡潔的指令集架構,在開源處理器中脫穎而出,前景非常廣闊。同時隨著多個領域的深入套用,要發展其潛力和優勢也將面臨很多挑戰。」

梁琪詳細介紹了 思爾芯的「芯神匠」架構設計工具 ,該平台能夠一站式完成架構設計、設計驗證,並透過不同抽象層次的建模仿真最佳化IP、SoC及系統。同時可搭配 芯神鼎、芯神瞳、芯神馳 等EDA工具進行混合仿真。

針對混合仿真技術,梁琪進一步闡述了其重要性及套用場景,包括系統元件間的協同仿真、不同抽象層級模型的結果對比驗證等。她強調,混合仿真技術對於提升設計驗證效率與關鍵部件的驗證是一種重要的手段。

隨後,由開發這一EDA工具的工程師深入剖析了混合仿真技術在架構設計中的技術邏輯。他表示,思爾芯的混合仿真框架不僅基於圖形化的架構建模方式,提供了直觀易用的操作界面,還透過緊密結合架構建模與混合仿真驗證,實作了對設計錯誤的快速發現與精確定位,極大地提升了設計效率與品質。

展會現場,思爾芯更是以一系列硬核產品驚艷亮相,透過生動的現場Demo體驗,向與會者全方位展示了其在RISC-V領域的技術實力與創新成果。其中,RISC-V香山圖形化顯示計畫作為RISC-V架構芯片設計的先鋒之作,不僅彰顯了思爾芯在原型驗證技術方面的獨特優勢,更為RISC-V架構的廣泛套用樹立了新的標桿。此外,演講中提及的架構設計與軟體仿真的實際執行Demo,同樣吸引了眾多與會者的目光,成為展會上一大亮點。

此次RISC-V中國峰會的成功舉辦,不僅為RISC-V生態的繁榮發展註入了新的活力,也為思爾芯等優秀企業提供了展示自我、交流合作的寶貴平台。展望未來,思爾芯將繼續秉承創新精神,攜手全球生態夥伴,共同推動RISC-V架構在AI時代的蓬勃發展,開啟計算架構的新篇章。